

Trans. of Korean Hydrogen and New Energy Society, Vol. 31, No. 5, 2020, pp. 480-488 DOI: https://doi.org/10.7316/KHNES.2020.31.5.480

# 반도체 칩 테스트용 챔버 형상에 따른 유동 균일성에 대한 수치적 연구

## 이대규 $^{1,2}$ · 마상범 $^{2}$ · 김 성 $^{2}$ · 김정열 $^{2}$ · 강채동 $^{3}$ · 김진혁 $^{2,4,\dagger}$

<sup>1</sup>전북대학교 대학원 기계공학과, <sup>2</sup>한국생산기술연구원 청정에너지시스템연구부문, <sup>3</sup>전북대학교 기계공학과, <sup>4</sup>과학기술연합대학원대학교 생산기술전공

## A Numerical Study on the Flow Uniformity according to Chamber Shapes Used for Test of the Semi-Conductor Chip

DAEGYU LEE $^{1,2},$  SANG-BUM MA $^2,$  SUNG KIM $^2,$  JEONG-YEOL KIM $^2,$  CHAEDONG KANG $^3,$  JIN-HYUK KIM $^{2,4,\dagger}$ 

<sup>1</sup>Mechanical Engineering, Graduate School of Jeonbuk National University, 567 Baekje-daero, Deokjin-gu, Jeonju 54896, Korea

<sup>2</sup>Clean Energy R&D Department, Korea Institute of Industrial Technology, 89 Yangdaegiro-gil, Ipjang-myeon, Seobuk-gu, Cheonan 31056, Korea

 $^3$ Mechanical Engineering, Jeonbuk National University, 567 Baekje-daero, Deokjin-gu, Jeonju 54896, Korea

<sup>4</sup>Industrial Technology, University of Science and Technology, 217 Gajeong-ro, Yuseong-gu, Daejeon 34113, Korea

<sup>†</sup>Corresponding author : jinhyuk@kitech.re.kr

Received7 September, 2020Revised3 October, 2020Accepted30 October, 2020

Abstract >> This study was conducted to improve the flow uniformity inside the chip tester through changing the flow path formation according to the inlet and outlet position of chamber. The internal flow and velocity distributions of the modified chamber models (Cases 1-3) were compared with the reference chamber model through three-dimensional Reynolds-averaged Navier-Stokes equations with k-  $\varepsilon$  turbulence model. The modified chamber models showed the superior flow uniformity characteristics compared to the reference chamber model. To investigate the flow uniformity in the chip tester, the standard deviation of the velocity was defined and compared. Through the internal flow analysis and assessment of the standard deviation, Case 2 among the test cases including the reference model showed the best flow uniformity generally.

Key words : 챔버(Chamber), 전산유체역학(Computational fluid dynamics), 반도체 테스트(Semi-conductor test), 유동 균일성(Flow uniformity)

## 1. 서 론

반도체 제조 공정은 크게 웨이퍼 위에 회로를 형 성시키는 전공정(front-end process)과 패키지 공정 및 테스트 공정이 있는 후공정(back-end process)으 로 분류된다<sup>1)</sup>. 후공정 중 하나인 테스트 공정은 제조 된 반도체에 대한 신뢰성 확보를 위하여 테스트 챔 버(test chamber) 장비를 이용하여 일정 조건 하에서 반도체 소자에 전기적 신호를 인가하면서 정상 작동 여부의 검사를 진행하는 공정이다. 테스트 공정에서 는 반도체 제조비용의 절감을 위하여 대량의 소자를 검사하려는 시도가 진행되고 있다. 그러나 대량의 소 자를 검사하기 위해 개발되고 있는 챔버는 챔버 내 부 온도의 균일성, 내부 발열 제어 및 신속한 온도변 화 대응 등 기술적 문제점을 겪고 있다. 대량의 반도 체 소자들이 동일한 조건에서 테스트되어야 하므로 챔버 내부 온도의 균일성을 유지시켜주는 것이 매우 중요하며, 효과적으로 내부의 온도를 균일하게 유지 하는 방법에 대하여 여러 연구들이 이루어졌다.

그에 따른 몇몇의 예로써 Lee 등<sup>2)</sup>은 챔버 내부의 온도 균일성을 위하여 내부 구성품 설치 위치 변경, 셔터 설치를 통한 유량 조절 및 다공판 형상변경을 통하여 균일한 온도 분포를 얻었음을 보고하였다. Sweetland와 Lienhard<sup>3)</sup>는 챔버 내부에 적외선 히터 를 장착하여 반도체 내부의 온도를 빠르게 향상시키 는 방법을 고안하였다. Fukumoto<sup>4)</sup>는 튜브형 덕트를 사용하여 챔버 내부의 온도 균일성을 향상시키는 방 법을 고안하고, Pfahnl 등<sup>5)</sup>은 고온 열원과 저온 열원 을 연결하여 챔버 온도를 조절할 수 있는 장치를 개 발하여 특허를 출원하였다.

반도체 테스트는 칩 테스터(chip tester) 내부의 온 도편차가 최소가 되는 조건에서 운전되는 것이 이상 적이다. 그러므로 챔버 내부 형상 변경이나 주요 구 성품들의 위치 변경을 통해 내부 유동 제어를 함으 로써 온도편차를 작게 유지시키고자 하는 연구를 수 행하였다.

본 연구는 기존에 사용되고 있던 챔버 내부의 온 도 분포 균일성을 개선하기 위한 연구를 수행하였다. 챔버 내부의 유동이 개선되면 온도 분포 균일성도 개선되므로<sup>67)</sup> 본 연구에서는 열전달을 고려하지 않 고 내부 유동의 균일성을 확인하는 목적으로 기존에 사용되고 있는 챔버를 대상으로 유동 해석을 진행하 였으며, 챔버 내부의 유로 분석 및 칩 테스터 내부 공 기 속도의 표준편차를 확인하였다. 더불어 챔버 주요 구성품들의 위치 변경에 따른 내부 유로를 변경하여 칩 테스터 내부의 공기 속도분포의 균일성을 확인하 기 위한 유동해석을 수행하였다.

## 2. 연구 방법

#### 2.1 기준 챔버 형상

외부 형상은 직육면체 형태를 하고 있으며 내부에 는 공기를 가열하는 히터(heater), 반도체 칩 검사를 위한 칩 테스터 및 공기를 냉각하는 열교환기(heat exchanger)로 구성되어 있다. 챔버 내부 유동제어를 위해 Fig. 1에서 보는 바와 같이 우측 상단에 송풍기 가 설치되어 있으며, 송풍기에 의한 유동은 챔버의 입구에서 일정한 유량이 반시계방향으로 순환하여 출구로 토출되는 구조로 되어있다.

#### 2.2 수치해석 방법

본 연구에서는 챔버의 유로 변경에 따른 칩 테스터 내부의 유속 표준편차 및 유동 특성 분석을 위해 상 용 유동해석 프로그램인 ANSYS CFX 19.1 (ANSYS Inc., Pennsylvania Cannonsburg, USA)<sup>8</sup>을 이용하였 다. 챔버 내부 유동영역은 삼차원 비압축성 정상상태 Reynolds-averaged Navier-Stokes (RANS) 방정식을 사용하여 유동해석을 수행하였으며, 난류모델로는 k-ε 난류 모델<sup>9</sup>을 사용하였다.

작동유체는 25°C의 공기를 사용하였으며, 입구의 경계조건으로는 송풍기 정격 사양의 유량이 흐르도 록 9.57 m/s의 속도로 설정하였으며, 출구 경계조건



Fig. 1. Cross-sectional view of the test chamber

은 표준 상태의 대기압으로 가정하여 부여하였다. 챔 버의 벽 및 히터와 칩 테스터 1 사이에는 no-slip condition의 벽 경계조건을 부여하였다. 주요 구성품인 히터, 열교환기 및 칩 테스터는 다공성 매질(porous media)로 가정하였고, 각 구성품의 다공성질을 모사 하기 위하여 손실모델을 적용하였다. 손실모델은 ANSYS CFX에서 다공성 매질로 해석하고자 하는 경우 사용하는 모델이다. 주요 구성품에 대한 주 유 동방향의 손실은 2차 저항계수 손실모델을 사용하였 으며, 1차 및 2차 저항계수는 주요 구성품의 압력강 하 실험결과로부터 계산된 값을 적용하였다. 주 유동 방향에 대한 수직방향의 손실은 횡손실 옵션에서 주 유동방향 저항계수에 대한 지수를 적용하여 계산하 였다.

유동해석을 위한 삼차원 형상생성, 격자생성, 경계 조건 부여, 유동해석 및 결과분석은 각각 Solidworks, ANSYS-Mesh, CFX-Pre, CFX-Solver 및 CFX-Post를 사용하였다.

본 연구에서 구성한 계산영역의 격자 의존성을 제 거하기 위해 Roache<sup>10</sup>, Celik과 Karatekin<sup>11)</sup>에 의해 제안된 방법에 따라 격자 의존성 시험을 진행하였다. 이 방법은 Richardson 외삽법(extrapolation)을 기반 으로 이산화 오류를 예측하여 수치해석의 불확실성 을 지표로 나타내는 grid convergence index (GCI)를 분석하는 과정이다. 이를 위해 서로 다른 3개의 격자 계( $N_1$ ,  $N_2$  및  $N_3$ )를 구성하였고, 격자 세분화 인자 (grid refinement factor, r)를 1.3으로 설정한 격자 의

| N1/N2/N3                                                | 1,504,216/1,084,231/735,129 |  |  |
|---------------------------------------------------------|-----------------------------|--|--|
| V <sub>cn,1</sub> /V <sub>cn,2</sub> /V <sub>cn,3</sub> | 0.57198/0.57214/0.56890     |  |  |
| r                                                       | 1.3                         |  |  |
| $\epsilon_{21}/\epsilon_{32}$                           | 0.00016/-0.00324            |  |  |
| Apparent order (p)                                      | 11.5621                     |  |  |
| $\phi_{ext}^{21}$                                       | 0.57198                     |  |  |
| $e_{a}^{21}$                                            | 0.02727                     |  |  |
| e <sub>ext</sub> <sup>21</sup>                          | 0.00138                     |  |  |
| GCI <sub>fine</sub> <sup>21</sup>                       | 0.00172                     |  |  |

Table 1. Grid convergence index for the grid dependency test

존성 시험 결과를 Table 1에 나타내었다. 이산화 오 류를 비교하기 위해 칩 테스터 내부의 평균속도(V<sub>c</sub>) 를 사용하였으며, 송풍기 정격유량의 속도로 무차원 화한 속도(V<sub>cn</sub>)가 비교되었다. 격자수가 증가할수록 칩 테스터 내부의 평균 유속이 점차 수렵하는 경향 을 보이고 있으며, N<sub>1</sub>을 사용한 경우 외삽 상대 오차 (e<sub>ex</sub><sup>21</sup>)는 0.00138%, GCI<sub>fme<sup>21</sup></sub>은 0.00172%로 매우 작 은 수치적 불확실성이 확인되었다. 따라서 Richardson 외삽법을 기반으로 최적 격자계를 N<sub>1</sub>으로 선정하였 고, Fig. 2와 같이 격자수에 따른 칩 테스터 내부 평 균유속을 도식화하였다. Fig. 2에 나타난 바와 같이 격자수가 증가할수록 칩 테스터 내부의 유동속도가







Fig. 3. Grid system of the reference chamber

수렴하는 경향을 보이고 있으며, 약 150만 개의 격자 수를 사용한 N<sub>1</sub>의 격자계를 Fig. 3에 나타내었다.



(a) Chip tester



(b) Heater



 $\label{eq:constraint} (c) \ Heat \ exchanger$  Fig. 4. Experimental set up for investigating the system loss

#### 2.3 챔버 주요 부품 성능시험

반도체 챔버의 주요 구성품은 실제형상이 매우 복 잡하기 때문에 원형 모델을 직접 모사하여 계산하면 많은 수의 격자가 필요하며 높은 계산비용 때문에 유동해석이 매우 어렵거나 불가능한 경우가 많다. 따 라서 각 구성품의 형상을 단순화하여 다공성 매질로 가정하여 유동해석을 수행하였다. Jeong과 Lee<sup>12)</sup> 및 Jung 등<sup>13)</sup>은 다공성 매질로 대체하는 모델링 기법의 유효성을 확인하기 위하여 원형모델과 다공성 모델 을 선정하여 유동해석을 진행하였으며, 유동해석 결 과 차이는 미비하고 전반적인 경향은 일치함을 확인 하였다. 다공성 매질로 모사하기 위하여 각 구성품에 대한 손실모델을 도출하였다. 이를 위해 챔버를 구성 하는 각 구성품의 시스템 저항곡선을 Fig. 4와 같이 실험을 통해 도출하였다. 각 구성품에 대한 속도에 따른 손실계수는 식 (1)의 손실법칙(Darcy's Law)<sup>14)</sup> 을 이용하여 구하였으며, 각 부품에 대한 계수값은 Table 2에 나타내었다.

$$\frac{-\Delta P}{dx} = C_1 V + C_2 V^2 \tag{1}$$

여기서 *P*, *x* 및 *V*는 각각 정압력, 측정 기준점으로부 터의 거리 및 유동속도를 의미한다.

#### 2.4 챔버 형상 사례 연구

본 연구에서 사용된 챔버 형상은 Fig. 5의 Cases 1-3과 같다. 칩 테스터는 기준 챔버 형상과 같이 2단 으로 유지하였으며, 히터와 열교환기의 위치는 챔버 의 입구와 출구의 위치에 따라 변경하였다. Case 1의

| Table 2. Coefficients of Darcy's | Law for chamber | components |
|----------------------------------|-----------------|------------|
|----------------------------------|-----------------|------------|

|                | $C_1$ | $C_2$  |
|----------------|-------|--------|
| Heater         | 2.545 | 1.602  |
| Tester         | 1.033 | 1.502  |
| Heat exchanger | 5.578 | 15.510 |

경우 챔버의 입구와 출구 위치를 각각 위·아래로 한 쌍으로 위치하며, 기존 송풍기의 절반 용량인 송풍기 2대가 각각 상단과 하단에 위치한다. 열교환기는 기 준 모델과 같은 위치로 구성하였고, 히터는 상단과 하단에 각각 1개씩 위치하고 있다. Case 2의 경우 히 터를 통해 가열된 공기가 칩 테스터로 직접적으로 유입될 수 있도록 송풍기를 위치시켰고, 열교환기의 경우 기존 열교환기의 열교환 면적을 반으로 줄여 상단과 하단부에 각각 위치시켰다. Case 3은 각 구성 품의 위치가 기준 챔버 모델과 동일하게 설정하였고, 유동 방향이 옆으로 더 넓은 면적으로 진행하도록 송풍기를 위치시켰다.

### 3. 결과 및 검토

#### 3.1 챔버 내부 유동특성 분석

챔버 내부 3차원 유동을 Fig. 6에 나타내었다. 기 준 챔버 형상의 경우, Fig. 6(a) (Fig. 5[a] 내 A-A' 단 면)에서 보는 바와 같이 유선이 칩 테스터 2 아래에 상대적으로 많이 분포하고 있는 것을 알 수 있다. 즉, 송풍기로부터 유입된 유동이 챔버의 벽면을 따라 진 행하여 챔버의 출구부로 토출되고 있고, 칩 테스터 1 내부로의 공기 유입은 송풍기로부터 직접 유입되지 않고 칩 테스터 2를 통과한 공기가 유입됨이 관찰되 었다.

Case 1 (Fig. 5[b] 내 A-A' 단면)은 상단부와 하단 부에 위치한 각각의 송풍기로부터 공기가 유입되어 유동이 칩 테스터를 기준으로 대칭적으로 분포하고 있다. 즉, 상단과 하단 송풍기로부터 유입되는 공기 는 각각 반시계방향과 시계방향으로 토출된다. 이러 한 유동특성으로 인해 칩 테스터 1의 하단과 칩 테스터 2의 상단으로 유동이 많이 유입되며, 칩 테스터 1의 상단과 칩 테스터 2의 하단의 경우 송풍기로부터 직 접적으로 유입되지 않는 것이 관찰되었다.

Case 2는 Fig. 6(c) (Fig. 5[c] 내 A-A' 단면)에서 보는 바와 같이 송풍기로부터 유입되는 공기가 칩 테스터 내부로 직접 통과하여 상단과 하단에 위치한 챔버의 출구로 토출되는 것을 알 수 있다. 또한, 칩 테스터 전체 층으로 송풍기 유동이 고르게 유입되는 것을 관찰하였다.

Fig. 6(d) (Fig. 5[d] 내 B-B` 단면)에 나타낸 Case 3의 경우 기준 챔버 형상과 같이 챔버의 벽면을 따라





Fig. 6. Comparison of the streamline distribution

진행한 유동이 칩 테스터 하단부로 유입되고, 다시 칩 테스터 상단부로 재순환되는 유동 특성이 관찰되 었다.

#### 3.2 칩 테스터 내부 유동 균일성 분석

앞서 살펴본 바와 같이 유동해석을 통해 챔버 형 상 사례 연구를 수행하였으며, 각 구성품의 위치 변 화에 따라서 챔버 내부의 유동특성에 상당한 영향을 미치는 것이 확인되었다. 아울러, 이러한 유동특성 변화로 인해서 칩 테스터 내부로 유입되는 유량 및 균일성도 영향을 받는 것을 알 수 있었다. 따라서, 칩 테스터 내부의 유속 분포를 정량적으로 분석하기 위 해 Fig. 7과 같이 칩 테스터 내부에 수직방향으로 일 정한 간격의 8개의 층을 생성하였으며, 각 층에서 동 일한 간격으로 9개의 점을 찍어 속도를 측정하였다. 각 지점에서 측정한 속도는 송풍기의 유입 속도인 9.57 m/s로 나누어 무차원화 하였으며, 칩 테스터 1과 칩 테스터 2 내부의 평균유속을 비교하였다. 기 준 챔버 모델은 칩 테스터 1 내부의 무차원화 된 평균 유속이 1.43으로 예측되었고, 칩 테스터 2는 0.57로 예측되었다. 각 구성품의 위치를 변경한 챔버 모델인 Case 1, 2 및 3의 경우 송풍기의 유동방향으로 칩 테 스터가 대칭으로 배치되어 있기 때문에 각 칩 테스 터에서의 평균 유속이 다음과 같이 동일하게 예측되 었다. Case 1의 경우 0.56, Case 2의 경우 0.45 그리 고 Case 3의 경우 0.96으로 예측되었다. 변경 챔버 모델의 경우 기준 챔버 모델과 비교하여 칩 테스터



Fig. 7. Location of comparison planes and points for measuring the velocity 간의 평균유속의 차이가 없고, 동일하였다. 챔버 내부의 속도 분포를 가시화하여 비교하기 위



Fig. 8. Comparison of the velocity distribution

해 Fig. 5에 나타낸 각 단면에서 무차원화된 속도 분 포를 Fig. 8에 나타내었다.

기준 챔버 형상의 경우, Fig. 8(a)에서 보는 바와 같이 칩 테스터 2 하단부에서 상대적으로 빠른 속도 분포가 관찰되었다. 칩 테스터 1 내부에는 속도가 0.4 이하로 분포하였고, 칩 테스터 2보다 내부 유속 이 상대적으로 낮게 형성되었다. 이는 송풍기로부터 유입된 공기가 상대적으로 저항이 적은 챔버의 벽면 과 바닥면을 따라 진행하여 출구부로 토출되므로 칩 테스터 2의 하단부에서 빠른 속도가 관찰된 것으로 볼 수 있다.

Case 1은 상단부와 하단부에 위치한 각각의 송풍 기로부터 공기가 유입되어 칩 테스터를 기준으로 대 칭적으로 흐른다. 이러한 유동특성으로 인해 칩 테스 터 1의 하단과 칩 테스터 2의 상단에 상대적으로 속 도가 높게 형성되는 것을 확인할 수 있으며, 칩 테스 터 1의 상단과 칩 테스터 2의 하단의 경우 상대적으 로 낮은 속도가 관찰되었다.

Case 2는 송풍기로부터 유입되는 공기가 칩 테스 터 내부로 직접 통과하기 때문에 칩 테스터 내부의 공기속도는 0.3 이하로 일정하게 분포하고 있었으며, Fig. 6에서 확인한 바와 같이 칩 테스터 내부에서 유 동이 재순환되지 않기 때문에 유속의 균일성이 우수 할 것으로 사료된다.

Case 3의 경우 기준 챔버 형상과 유사하게 공기가 챔버의 벽면과 바닥면을 따라 진행하였고, 칩 테스터 하단부에 상대적으로 많은 공기가 유입되었다. 그러 나 기준 형상과 다르게 칩 테스터가 평행하게 배치 되어 있어서 칩 테스터 1과 2의 내부 유속분포는 동 일한 것으로 예측되었다.

칩 테스터 내부 유동 균일성을 보다 정량적으로 비교하기 위해 Fig. 7에 표기한 각 층마다 9개의 점 에서 속도를 측정하여 표준편차를 비교하였다. 표준 편차는 식 (2)를 사용하여 계산하였고, 정의는 다음 과 같다.

$$S = \sqrt{\frac{\sum_{i=1}^{n} (y_i - \bar{y})^2}{n-1}}$$
(2)

여기서 S는 표본의 표본표준편차, y는 표본평균을 나타낸다.

칩 테스터 1과 칩 테스터 2의 각 층마다 계산된 표 준편차를 Table 3에 나타냈으며, 이를 통해 각 층의 유속분포의 균일도를 확인할 수 있었다. Case 2는 다 른 챔버 모델 보다 모든 층에서 균일한 유속분포를 나타냈으며, 이러한 결과는 송풍기로부터 유입되는 공기가 칩 테스터 내부로 직접 통과하여 칩 테스터

Table 3. Standard deviation of the comparison planes

|                  |   | Standard deviation |        |        |        |
|------------------|---|--------------------|--------|--------|--------|
|                  |   | Reference          | Case 1 | Case 2 | Case 3 |
| Chip<br>tester 1 | 1 | 3.7166             | 5.6434 | 1.6913 | 8.6054 |
|                  | 2 | 3.1585             | 4.3539 | 1.2013 | 8.5073 |
|                  | 3 | 2.5177             | 2.5171 | 0.9480 | 8.6165 |
|                  | 4 | 1.9865             | 1.9658 | 0.8312 | 9.1730 |
|                  | 5 | 1.5916             | 2.4519 | 1.0718 | 9.3401 |
|                  | 6 | 1.3809             | 2.2544 | 1.8151 | 9.8412 |
|                  | 7 | 1.4793             | 1.4909 | 2.8337 | 10.672 |
|                  | 8 | 2.0470             | 1.1095 | 2.9974 | 10.453 |
| Chip<br>tester 2 | 1 | 8.6346             | 1.1095 | 2.9974 | 10.453 |
|                  | 2 | 10.106             | 1.4909 | 2.8337 | 10.672 |
|                  | 3 | 3.5155             | 2.2544 | 1.8151 | 9.8412 |
|                  | 4 | 1.3438             | 2.4519 | 1.0718 | 9.3401 |
|                  | 5 | 2.5103             | 1.9658 | 0.8312 | 9.1730 |
|                  | 6 | 4.0784             | 2.5171 | 0.9480 | 8.6165 |
|                  | 7 | 5.3671             | 4.3539 | 1.2013 | 8.5073 |
|                  | 8 | 6.1761             | 5.6434 | 1.6913 | 8.6054 |



Fig. 9. Comparison of the standard deviation in the chip testers

전체 층으로 유동이 고르게 유입됐기 때문이다. 그리 고 공기가 챔버의 벽면과 바닥면을 따라 진행하고, 칩 테스터 하단부에 상대적으로 많은 공기가 유입되 는 Case 3은 모든 층에서 불균일한 유속분포를 나타 내었다. 기준 챔버 모델과 Case 2는 상대적으로 공기 가 많이 유입되는 층에서 유속분포가 불균일하였으 며, 공기가 적게 유입되는 층에서는 상대적으로 유속 분포가 균일하였다.

Fig. 9는 각 챔버 모델의 칩 테스터 전체에 대한 총 144개 점에서 속도를 측정하여 계산된 표준편차 를 나타낸 그림이다. 기존 챔버 모델의 경우 8.73의 표준편차를 나타낸 반면, Cases 1-3의 표준편차는 각 각 4.83, 2.10 및 8.93을 나타내었다. 결과적으로 Case 2의 표준편차가 가장 작았으며, 기존 챔버 모델 과 비교하여 유동 균일성이 약 4배 정도 향상되었다. 칩 테스터 내부의 유속분포는 Case 2일 때 가장 균일 함을 Table 3과 Fig. 9를 통해 정량적으로 확인하였 다.

## 4. 결 론

본 연구는 반도체 칩 테스트를 위한 챔버의 내부 온도 분포의 균일성을 개선하기 위한 연구의 일환으 로 챔버 주요 구성품들의 위치 변경에 따른 내부 유 로를 변경하여 칩 테스터 내부의 공기 속도분포의 균일성을 확인하는 연구를 수행하였다. 수치해석을 통해 기준 챔버 모델과 변경 챔버 모델의 내부 유동 및 유속분포를 비교하였다.

기준 챔버 모델은 칩 테스터 1보다 칩 테스터 2에 서 약 2.5배 큰 평균유속이 예측되었다. 변경 챔버 모 델의 경우 기준 챔버 모델과 비교하여 칩 테스터 간 의 평균유속은 차이가 없고, 동일하였다.

각 챔버 모델의 칩 테스터 전체에 대한 정량적인 표준편차는 기존 챔버 모델에서 8.73을 나타냈으며, 변경 챔버 모델의 Cases 1-3은 각각 4.83, 2.10 및 8.93을 나타내었다. 해당연구를 통해 변경 챔버 모델 Case 2에서 칩 테스터 내부의 유속분포가 가장 균일 함을 확인하였다. 향후 기준 챔버 모델에 대한 실험을 통하여 해석 결과와 비교를 진행할 예정이며, 챔버 형상 변경 및 공기 분배 장치를 설치하여 칩 테스터 내부 공기 속 도의 표준편차를 줄이기 위한 연구를 수행할 예정이다.

## 후 기

본 연구는 산업통상자원부의 재원으로 기계산업 핵심기술개발사업(No. 20009952)의 일환으로 수행 되었음을 밝히며 이에 감사드립니다.

### References

- 1. P. V. Zant and D. K. Van, "Microchip fabrication", 5th Ed., Mcgraw-Hill, USA, 2004.
- K. J. Lee, K. S. Jeong, and S. M. Park, "Improvement of the uniformity of temperature distribution inside semiconductor test equipment chamber", J Korea Acad Industr Coop Soc, Vol. 11, No. 10, 2010, pp. 3626-3632, doi: https://doi.org/10.5762/KAIS.2010.11.10.3626.
- M. Sweetland and J. H. Lienhard, "Rapid IR heating of electronic components in the testing cycle", Proceedings of 35th National Heat Tranfer Conference, ASME, 2001.
- K. Fukumoto, "Constant temperature chamber in a handler for semiconductor device testing apparatus", U.S. Patent No. 5,859,540, 1999. Retrieved from https://patentimages. storage.googleapis.com/bf/8c/87/5bbe7cf72af88f/US5859 540.pdf.
- A. C. Pfahnl, J. H. Lienhard, and D. J. Watson, "Method and apparatus for temperature control of a semiconductor electrical-test constractor assembly", U. S. Patent No. 6,091,062, 2000. Retrieved from https://patentimages.storage. googleapis.com/e8/e6/33/c7252ea4ac8486/US6091062.pdf.
- C. Y. Ahn, T. S. Kim, and J. B. Kim, "Thermal management of Ni/MH battery pack on HEV bus", KSAE 2011 Annual Autumn Conference & Exhibition, 2011, pp. 2915-2919.
- H. I. Kim, Y. S. Cho, S. Y. Chae, and D. Y. Jung, "A numerical study on cooling performance improvement of cycler for the vehicle lithium polymer battery", KSME Autumn Conference, 2011, pp. 1542-1547. Retrieved from https://www.dbpia.co. kr/journal/articleDetail?nodeId=NODE02041889.
- "ANSYS CFX-19.1, ANSYS CFX-solver theroy guide", ANSYS Inc., 2018. Retrieved from http://read.pudn.com/ downloads500/ebook/2077964/cfx\_thry.pdf.
- Z. Yang and T. H. Shih, "New time scale based k-ε model for near-wall turbulence", AIAA Journal, Vol. 31, No. 7, 1993,

pp. 1191-1198, doi: https://doi.org/10.2514/3.11752.

- P. J. Roache, "Verification of codes and calculations", AIAA Journal, Vol. 36, No. 5, 1998, pp. 696-702, doi: https://doi.org/10.2514/2.457.
- I. Celik and O. Karatekin, "Numerical experiments on application of richardson extrapolation with nonuniform grids", J. Fluids. En. Sep., Vol. 119, No. 9, 1997, pp. 584-590, doi: https://doi.org/10.1115/1.2819284.
- 12. C. H. Jeong and J. S. Lee, "Thermal-fluid analysis with flow

loss coefficient on the inlet and exhaust duct of wheel-loader", Trans. Korean Soc. Mech. Eng. C, Vol. 5, No. 2, 2017, pp. 97-104, doi: https://doi.org/10.3795/KSME-C.2017.5.2.097.

- I. S. Jung, J. H. Park, J. H. Bae, and S. Kang, "Porous modeling for the prediction of pressure drop through a perforated strainer", J. Korean Soc. Mar. Eng., Vol. 37, No. 4, 2013, pp. 358-367, doi: https://doi.org/10.5916/jkosme.2013.37.4.358.
- M, Kaviany, "Principles of heat transfer in porous media", Springer-Verlag, USA, 1995.